中文摘要 |
本篇論文提出一個操作在1.8V 供應電壓,應用於射頻(radio frequency)接收端的低雜訊放大器(low-noise amplifier, LNA),放大器適用於無線藍芽系統2.4GHz 頻段。LNA 採用單端(single ended)、串疊(cascode)的結構,並且為了節省整體面積以及後級電路整合度的考量而使用on-chip 螺旋電感(spiral inductors)。本論文使用Advanced Design System(ADS)模擬軟體,配合高整合性的TSMC CMOS(互補式金氧電晶體)0.18μm 的Model 來模擬電路。
論文中的前端低雜訊放大器設計主要是符合藍芽系統應用需求,除了低功率消耗,低雜訊放大器的輸出入阻抗、功率增益、隔絕度、線性度也是設計的考量,利用調整LNA 的電路來達成電路整體的最佳效能。其模擬結果功率消耗約為10mW、雜訊指數2.6dB、1dB 壓縮點-24dBm、功率增益16.4dB 及非常良好的輸出入阻抗。 |